找到 “铜皮 ” 相关内容 条
  • 全部
  • 默认排序

1.线宽要保持一致,线宽不一致会导致阻抗不连续。2.TF卡的时钟信号,与其他信号线的间距保证20mil左右,有空 间的情况下,包地处理。3.数据线等长错误,避免绕90度角等长。4.铺铜存在多处孤岛铜和尖岬铜皮以上评审报告来源于凡亿教育90天

90天全能特训班18期AD+楠窗 TF卡模块作业-作业评审

1,焊盘有开路。2.pcb存在drc4.多处孤岛铜皮和尖岬铜皮4.走线保持3w间距4.走线避免锐角5.差分换层旁边要打地过孔6.晶振布线错误,晶振的一对线要走成类差分的形式,并整体包地处理, 线尽量短如下图8.同层连接不需要打孔9.时钟线要

90天全能特训班18期AD+楠窗 千兆网口模块作业-作业评审

1.存在开路,孤岛铜皮没有连接出去。2.芯片中间过孔没有连接出去导致天线报错。3.多处孤岛铜皮和尖岬铜皮。4.电容地网络要和电源一样加宽载流。5.差分焊盘出线尽量耦合6.差分走线不耦合7.时钟信号走线要包地处理8.走线尽量短9.TX、RX没

90天全能特训班18期-AD+楠窗 百兆网口模块作业-作业评审

跨接器件旁边尽量多打地过孔,两个铜皮的间距最少1mm2.出现瓶颈区域,后期自己把铜皮调整一下3.差分对内等长误差5mil4.数据线等长误差100mil,不是1000mil,有好几处误差设置有问题,后期自己更改一下5.变压器要所有层挖空,负片

90天全能特训班16期-AD-晴栀-达芬奇

器件放置安装孔不要超出板框2.差分走线不满足差分间距规则3.铜皮避让存在开路4.此处走线可以在优化一下,走线路劲尽量短5.差分出现要尽量耦合6.差分对内等长误差5mil7.等长Gap要尽量大于3W以上评审报告来源于凡亿教育90天高速PCB特

90天全能特训班18期-pads-江恒-USB3.0

电源输出铜皮太细,不满足载流,且铜皮尽量不要有任意角度2.此处电源输入不满足载流,建议主干道铺铜处理3.电源可以在底层铺铜想连接4.滤波电容尽量靠近管脚放置,可以放底层5.电源输出打孔要打在滤波电容后面6.反馈要从最后一个滤波电容后面取样,

90天全能特训班18期-allegro-晚风轻拂-PMU

输入打孔要打在 电容的前面,先经过电容在进入管脚2.顶层BGA里面的铜皮可以挖掉,避免有碎铜,孤铜3.存在多余的线头其他就没什么问题了以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或扫码联系助教

90天全能特训班16期AD-晴栀-达芬奇

相同网络的铜皮没有连接在一起,后期自己修改一下铜皮设置,重启铺铜2.USB差分需要进行对内等长,误差5mil3.输入的过孔要打在电容的前面4.此处铜皮会出线载流瓶颈,自己在此处放置一块填充扩大载流路径5.输出过孔要打在最后一个电容的后面6.

972 2 0
20天PCB设计与DFM的PCB设计作业--贺远

电源铜皮尽量铺工整一点,并且加宽铜皮宽度满足载流大小:此电源输入主干道通道比较长,建议是否可以调整布局,缩短主干道路径:输出主干道是否可以加宽铜皮宽度:反馈信号直接走线连接,不要打孔连接电源平面:5V电源有这种瓶颈的地方,自己优化加宽:模拟

全能17期-K-DM642

注意过孔间距,不要造成平面铜皮割裂:注意地址控制时钟组跟数据组可以用GND走线间隔开:下面的数据一致用GND走线隔开:其他的走线等长没什么问题了。以上评审报告来源于凡亿教育90天高速PCB特训班作业评审如需了解PCB特训班课程可以访问链接或

全能18期-one pice-SDRAM